

# Universidade de São Paulo Instituto de Ciências Matemáticas e de Computação Departamento de Sistemas de Computação

# SSC512 Elementos de Lógica Digital



# Registradores

**Prof.Dr. Danilo Spatti** 

São Carlos - 2018

- O uso mais comum de flip-flops é no armazenamento de dados binários.
- Esses dados são geralmente armazenados em grupos de flip-flops denominados registradores.
- Basicamente, um registrador consiste em um grupo de FF tipo D que atua no armazenamento de dados binários, pois um FF tem a capacidade de armazenar somente um bit, e de realizar a transferência deste.

 Consiste em inserir dados na entrada do registrador, respeitando o número de bits, e efetuar o número de pulsos de clock necessários para que todo o dado seja inserido no registrador.





- O valor da saída Q1 é transferido para Q2 e o de Q2 para Q3.
- Quando ocorrer uma transição (disparo na borda de descida), cada FF assumirá o valor armazenado anteriormente pelo FF que está à sua esquerda.

### **Transferência de Dados**

**Lógica Digital** 

Registrador (III)



 Possuindo o dado 110<sub>2</sub>, escrever a tabela verdade da transferência de dados para o registrador da figura acima, considerando que inicialmente ele foi limpo. 6

Lógica Digital

Inicialmente:



| CLK                     | D1 | D2 | D3 | Q1<br>(LSB) | Q2 | Q3<br>(MSB) |
|-------------------------|----|----|----|-------------|----|-------------|
| State de actividades de | 1  | 0  | 0  | 0           | 0  | 0           |

■ 1<sup>a</sup> Descida de clock:



| CLK | D1 | D2 | D3 | Q1<br>(LSB) | Q2 | Q3<br>(MSB) |
|-----|----|----|----|-------------|----|-------------|
|     | 1  | 1  | 0  | 1           | 0  | 0           |

8

**Lógica Digital** 

2ª Descida de clock:



| CLK | D1 | D2 | D3 | Q1<br>(LSB) | Q2 | Q3<br>(MSB) |
|-----|----|----|----|-------------|----|-------------|
|     | 0  | 1  | 1  | 1           | 1  | 0           |

■ 3ª Descida de clock:



| CLK | D1 | D2 | D3 | Q1<br>(LSB) | Q2 | Q3<br>(MSB) |
|-----|----|----|----|-------------|----|-------------|
|     | X  | 0  | 1  | 0           | 1  | 1           |

Registrador (VIII)

## Exemplo:



| CLK                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Dl | D2 | D3 | Q1<br>(LSB) | Q2 | Q3<br>(MSB) |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----|----|-------------|----|-------------|
| Managering and Administration of the Adminis | 1  | 0  | 0  | 0           | 0  | 0           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 1  | 1  | 0  | 1           | 0  | 0           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 0  | 1  | 1  | 1           | 1  | 0           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | X  | 0  | 1  | 0           | 1  | 1           |

 Dois registradores de deslocamento conectados de tal modo que o conteúdo do registrador X seja transferido serialmente (deslocado) para o registrador Y.



Portanto, quando os pulsos de deslocamento são aplicados, a transferência de informação ocorre da seguinte forma: X2→X1 → X0 → Y2 → Y1 → Y0.

Para Registrador (II)

Supondo que inicialmente temos o dado 1012 armazenado no registrador X e que o registrador Y foi limpo, temos a seguinte tabela verdade abaixo:



Para Registrador (III)



- A cada descida do pulso de clock, cada FF assume o valor que foi armazenado no FF à sua esquerda, antes da ocorrência do pulso.
- Após 3 pulsos, todo o conteúdo presente no registrador X está presente no registrador Y.
- Portanto, a transferência completa de 3 bits necessita de 3 pulsos de clock (deslocamento).

Registrador

- O grupo de FF é organizado de maneira que o dado binário a ser armazenado seja transferido simultaneamente para todos os FF, com a aplicação de apenas 1 pulso de transferência ou clock.
- Consiste em inserir o dado a ser armazenado diretamente na entrada do registrador, efetuando-se 1 pulso de transferência.



### **Transferência Paralela de Dados**

**Lógica Digital** 

De Registrador Para Registrador

- Dois registradores, X e Y, interligados para executar uma transferência paralela de dados, ou seja, após a aplicação de 1 pulso de transferência, temos todo o conteúdo de X armazenado também em Y.
- A transferência paralela de dados entre registradores não altera o conteúdo da fonte, enquanto na transferência serial alterase gradativamente o valor do registrador que atua como fonte de dados.



A escolha de um tipo particular de transferência, serial ou paralela, depende da aplicação e das especificações fornecidas.

| PARALELA                                                           | SERIAL                                                                                    |  |  |  |  |  |
|--------------------------------------------------------------------|-------------------------------------------------------------------------------------------|--|--|--|--|--|
|                                                                    | 1) A transferência completa de N bits, necessita de N pulsos de clock → MENOR VELOCIDADE. |  |  |  |  |  |
| 2) Requer um maior número de conexões entre TX e RX → MAIOR CUSTO. | 2) Necessita de apenas uma conexão entre TX e RX → MENOR CUSTO.                           |  |  |  |  |  |

Conversor

O Registrador de Deslocamento pode ser utilizado para converter uma informação série em paralela, ou seja, funcionar como Conversor Série Paralelo.



**SSC512** 

Exemplo (I)

 Vamos aplicar a informação série I = 1010 (I3 I2 I1 I0) à entrada série do registrador e analisar as saídas Q0, Q1, Q2 e Q3, após os pulsos de clock.



 Supondo que inicialmente as saídas Q3, Q2, Q1 e Q0 do registrador estejam em nível 0, entraremos com a informação (1010) como mostrado na figura abaixo:



Exemplo (III)

- Ao injetarmos na entrada o 1°bit de informação (I0=0) e houver a descida do pulso de clock, o flip-flop 3 irá apresentar a saída 0 (D3 = 0 → Q3 = 0).
- Após este pulso de clock, aparecerá na entrada, o bit seguinte de informação (I1=1) e na descida do 2°pulso de clock, teremos a passagem de I0 para o flip-flop 2 (D2 = 0 → Q2 = 0) e Q3 assumirá o valor do bit de informação I1 (entrada série = D3 = 1 → Q3 = 1).



#### **SSC512**

### **Conversor Série / Paralelo**

**Lógica Digital** 

Exemplo (IV)

Após a descida do 3°pulso de clock, ficaremos com a seguinte situação:

• Q1 = 0 (D1 = Q2 = 
$$0 \rightarrow Q1 = 0$$
)

• Q2 = 1 (D2 = Q3 = 
$$1 \rightarrow Q2 = 1$$
)



• Q3 = 0 (D3 = 
$$I2 = 0 \rightarrow Q3 = 0$$
)

Após a descida do 4°pulso de clock, teremos a seguinte situação:

• 
$$Q0 = 0 (D0 = Q1 = 0 \rightarrow Q0 = 0)$$

• Q1 = 1 (D1 = Q2 = 
$$1 \rightarrow Q1 = 1$$
)

• Q2 = 0 (D2 = Q3 = 
$$0 \rightarrow Q2 = 0$$
)

• Q3 = 1 (D3 = 
$$I3 = 1 \rightarrow Q3 = 1$$
)

**SSC512** 

Exemplo (V)

Após o 4ºpulso de clock, a informação I estará armazenada no registrador de deslocamento e aparecerá nas saídas Q3, Q2, Q1 e Q0 como sendo uma informação paralela. Sequência sob a forma da tabela da verdade:

| Informação                              | Descida<br>de clock  | $Q_3$ | Q <sub>2</sub> | Q <sub>1</sub> | Q <sub>0</sub> |
|-----------------------------------------|----------------------|-------|----------------|----------------|----------------|
| $I_0 = 0$ $I_1 = 1$ $I_2 = 0$ $I_3 = 1$ | 1호<br>2호<br>3호<br>4호 | 01/01 | 00110          | 00001          | 111            |

Por deslocar a informação a cada pulso de clock:
 Registrador de Deslocamento.

Para entrarmos com uma informação paralela, precisamos de um registrador que apresente entradas preset e Clear, pois é através destas que fazemos com que o registrador armazene a informação paralela.



- Quando a entrada Enable estiver em 0, as entradas Preset (PRE) dos flip-flops assumirão, respectivamente, níveis 1, fazendo com que o registrador atue normalmente.
- Quando a entrada Enable estiver em 1, as entradas Preset (PRE) dos flip-flops assumirão os valores complementares das entradas PRE, logo, os flip-flops irão assumir os valores que estiverem, respectivamente, em cada entrada PRE.



- Para que esse conversor funcione, é necessário inicialmente um pulso de nível 0 na entrada CLEAR dos FF.
- Com ENABLE = 0, a entrada PRE assumirá nível 1 e o FF irá funcionar como um registrador de deslocamento comum.
- Com ENABLE = 1 e Din = 0, PRE assumirá nível 1, logo, a saída Q manterá seu estado anterior (que era 0).
- Com ENABLE = 1 e Din = 1, PRE assumirá nível 0, logo a saída Q assumirá valor 1.



26

#### **Lógica Digital**

 A partir dos sinais aplicados às entradas, esboce as formas de onda das saídas para o Registrador de Deslocamento de bits, visto abaixo.



27

 A partir dos sinais aplicados às entradas, esboce as formas de onda das saídas para o Registrador de Deslocamento de bits, visto abaixo.



spatti@icmc.usp.br

